Пожалуйста, используйте этот идентификатор, чтобы цитировать или ссылаться на этот ресурс: https://dspace.ncfu.ru/handle/20.500.12258/16041
Название: Hardware implementation of the reverse conversion RNS-WNS on FPGA
Авторы: Nazarov, A. S.
Назаров, А. С.
Babenko, M. G.
Бабенко, М. Г.
Golimblevskaia, E. I.
Голимблевская, Е. И.
Ключевые слова: Residue number system (RNS);Weighted number system;Chinese remainder theorem;Chinese remainder theorem with fraction;Field-programmable gate array;Mixed radix conversion;Data handling
Дата публикации: 2020
Издатель: Institute of Electrical and Electronics Engineers Inc.
Библиографическое описание: Nazarov, A., Babenko, M., Golimblevskaia, E. Hardware implementation of the reverse conversion RNS-WNS on FPGA // 2020 International Conference Engineering and Telecommunication, En and T. - 2020. - Номер статьи 9431249
Источник: 2020 International Conference Engineering and Telecommunication, En and T 2020
Краткий осмотр (реферат): The Residue Number System is a modern powerful tool for solving a number of specialized tasks: digital signal processing, cryptography, increasing reliability, accelerating computations, etc. The effectiveness of its use largely depends on the solution of the problem of reducing the delay and area costs for the reverse conversion of numerical data to the weighted number system. The paper considers the main methods of reverse conversion from the residue number system to the weighted number system. Their hardware implementation on FPGA and a comparative analysis are presented
URI (Унифицированный идентификатор ресурса): http://hdl.handle.net/20.500.12258/16041
Располагается в коллекциях:Статьи, проиндексированные в SCOPUS, WOS

Файлы этого ресурса:
Файл Описание РазмерФормат 
scopusresults 1758 .pdf
  Доступ ограничен
1.04 MBAdobe PDFПросмотреть/Открыть


Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.